Senin, 16 Juni 2025

FIG 9.20


Four-Input Multiplexer



Four-Input Multiplexer


 1. Pendahuluan[kembali]

        Dalam dunia digital dan sistem logika, pengolahan serta pemilihan sinyal menjadi aspek penting dalam desain rangkaian elektronik. Salah satu komponen yang sangat vital dalam hal ini adalah multiplexer, khususnya Four-Input Multiplexer atau MUX 4:1. Komponen ini berfungsi untuk memilih satu dari empat masukan data digital berdasarkan kombinasi dua sinyal selektor, lalu meneruskan sinyal yang dipilih ke output. Dengan kata lain, multiplexer bertindak seperti saklar elektronik yang sangat efisien dan terprogram. Fungsinya yang sederhana namun penting ini membuat multiplexer banyak digunakan dalam berbagai aplikasi seperti komunikasi digital, pengolahan data, dan desain sistem tertanam (embedded systems).

           Pemahaman tentang Four-Input Multiplexer menjadi sangat penting bagi mahasiswa teknik elektro maupun bidang informatika karena merupakan dasar dari sistem logika terkontrol. Dalam praktiknya, multiplexer tidak hanya digunakan untuk pengalihan sinyal, tetapi juga berperan dalam proses pengkodean data, penghematan penggunaan jalur data, dan pembuatan sirkuit logika kompleks yang lebih efisien. Dengan mempelajari cara kerja dan implementasi multiplexer, pelajar dapat mengembangkan kemampuan dalam merancang sistem logika digital yang optimal, yang nantinya sangat berguna dalam dunia industri dan riset teknologi.

 2. Tujuan[kembali]

1.Memahami prinsip kerja dari Four-Input Multiplexer (MUX 4:1) dalam sistem logika digital.

2.Mengetahui cara kerja sinyal selektor dalam memilih salah satu dari empat input untuk diteruskan ke output.

3.Meningkatkan kemampuan dalam merancang dan mengimplementasikan rangkaian multiplexer menggunakan logika dasar.

4.Mengembangkan keterampilan analisis terhadap alur data dan kontrol sinyal dalam sistem digital.

5.Mampu mengaplikasikan multiplexer dalam berbagai sistem seperti komunikasi digital, pemrosesan data, dan kontrol perangkat

 3. Alat dan Bahan[kembali]

GERBANG AND




  • Logicstate

  • Gambar 5 LogicState



DECODER





  •  Inverter     

Simbol Gerbang Logika NOT dan Tabel Kebenaran Gerbang NOT



LOGIC PROBE




 4. Dasar Teori[kembali]

Multiplexer empat-masukan dapat dibentuk menggunakan prinsip dasar yang sama seperti pada multiplexer lainnya, seperti yang ditunjukkan pada Gambar 9-20(a). Di sini, empat masukan dipilih secara selektif untuk diteruskan ke output sesuai dengan empat kombinasi kemungkinan dari input seleksi S1S0S_1S_0. Setiap data masukan dikendalikan dengan kombinasi level input seleksi yang berbeda. Misalnya, I0I_0 dikendalikan dengan S1S0\overline{S_1} \overline{S_0} sehingga I0I_0 akan melewati gerbang AND ke output ZZ hanya ketika S1=0S_1 = 0 dan S0=0S_0 = 0. Tabel dalam gambar memberikan output untuk tiga kode seleksi input lainnya.

Sirkuit lain yang memiliki fungsi yang sama dapat dilihat pada Gambar 9-20(b). Pendekatan ini menggunakan buffer tristate untuk memilih salah satu sinyal. Decoder memastikan bahwa hanya satu buffer yang diaktifkan pada satu waktu. S1S_1 dan S0S_0 digunakan untuk menentukan sinyal input mana yang diizinkan melewati buffer dan sampai ke output.

35 ​ 36

Multiplexer dengan 2, 4, 8, dan 16 input tersedia secara umum dalam keluarga logika TTL dan CMOS. IC dasar ini dapat dikombinasikan untuk membuat multiplexer dengan jumlah input yang lebih besar.

Multiplexer adalah komponen digital yang berfungsi sebagai saklar multi-input yang dapat memilih satu dari beberapa sinyal input untuk diteruskan ke output berdasarkan sinyal kendali. Multiplexer banyak digunakan dalam sistem komunikasi, komputer, dan pengendali digital karena kemampuannya untuk menghemat jalur sinyal dan menyederhanakan desain rangkaian.

Multiplexer empat-masukan (4:1 MUX) memiliki empat jalur input data, dua jalur input seleksi, dan satu output. Input seleksi digunakan untuk menentukan input mana yang akan dilewatkan ke output. Prinsip kerja multiplexer ini didasarkan pada kombinasi logika dari input seleksi yang mengaktifkan satu jalur input tertentu, baik melalui gerbang logika maupun buffer tristate.

0 komentar:

Posting Komentar