This is default featured slide 1 title

Go to Blogger edit html and find these sentences.Now replace these sentences with your own descriptions.

This is default featured slide 2 title

Go to Blogger edit html and find these sentences.Now replace these sentences with your own descriptions.

This is default featured slide 3 title

Go to Blogger edit html and find these sentences.Now replace these sentences with your own descriptions.

This is default featured slide 4 title

Go to Blogger edit html and find these sentences.Now replace these sentences with your own descriptions.

This is default featured slide 5 title

Go to Blogger edit html and find these sentences.Now replace these sentences with your own descriptions.

Kamis, 20 November 2025

LAPORAN AKHIR MODUL 3 PERCOBAAN 3

 

 Laporan Akhir Percobaan 3 M3



 

1. Jurnal [kembali]





 2. Alat dan Bahan [kembali]

Alat
    a. Software Proteus ver 8.17
        Digunakan untuk merancang, menggambar, dan mensimulasikan rangkaian elektronik.

    Bahan
    a. IC 74193

IC 74193 adalah sebuah sirkuit terpadu (IC) penghitung biner naik/turun sinkron 4-bit (4-bit synchronous up/down binary counter) yang dapat diatur sebelumnya (presettable).

    b. Saklar SPDT

     Komponen mekanik untuk memilih dua posisi logika, yaitu terhubung ke VCC atau ke ground. Switch ini digunakan sebagai input logika biner ke rangkaian.

    c. Sumber tegangan DC dan ground

        Digunakan sebagai catu daya utama rangkaian digital. 

    d. Logic probe
        Alat indikator untuk mendeteksi kondisi logika high atau low pada keluaran rangkaian digital. 


 3. Rangkaian [kembali]


 4. Prinsip Kerja [kembali]

Rangkaian ini adalah rangkaian shift register 4-bit berbasis IC 74HC194, yang mendukung berbagai mode operasi seperti Parallel Load (PIPO), Serial In Serial Out (SISO), Serial In Parallel Out (SIPO), dan Parallel In Serial Out (PISO). Saklar-saklar D0 hingga D3 digunakan untuk memasukkan data paralel ke input register, sedangkan saklar SR dan SL digunakan untuk memasukkan data serial dari kanan atau kiri. Mode operasi ditentukan oleh kombinasi sinyal pada pin S0 dan S1, misalnya S1=1, S0=0 untuk shift right, S1=0, S0=1 untuk shift left, dan S1=S0=1 untuk parallel load.

Saat clock (CLK) diberi pulsa, data akan bergeser sesuai mode yang dipilih. Jika mode parallel load aktif, maka data dari D0–D3 langsung dimasukkan ke output Q0–Q3. Bila mode shift digunakan, data akan bergeser satu bit ke arah kanan atau kiri setiap kali clock aktif, dan data baru masuk dari input SR atau SL tergantung arah pergeseran. Tombol MR (master reset) digunakan untuk menghapus seluruh data (Q0–Q3 menjadi 0) secara langsung tanpa menunggu clock. Output dari register (Q0–Q3) akan menunjukkan isi register yang berubah sesuai dengan kontrol dan pulsa clock yang diberikan.

 5. Video Percobaan [kembali]





 6. Analisis [kembali]






 7. Download [kembali]

Download File Rangkaian [KLIK]

Download Video Percobaan [KLIK]

Datasheet IC 74HC194 [KLIK]